【 LIVE配信・WEBセミナー】

先端半導体デバイスにおけるCu多層配線技術・ 低誘電率(Low-k)絶縁膜形成技術・ および3次元デバイス集積化技術の 基礎から最新動向と今後の課題

≪こちらはWEBセミナーのお申し込みURLになります≫

■本セミナーの主題および状況
→先端半導体デバイスは、半導体技術の進歩によって設計・製造される高度な性能と機能を持つ電子デバイスを指し、IoT、AI、5G、自動運転、ロボティックスなどのデジタル社会を支える重要基盤であるマイクロプロセッサやDRAM、NAND、パワーデバイスなどに代表されます。

→先端半導体デバイスにおいてデバイスを構成する微細トランジスタ同士を接続して論理回路を構成する多層配線に対する微細化、高密度化、低抵抗化、低容量化、高信頼化の要求が益々厳しさを増しております。配線寸法やViaホール径の微細化に伴う配線・Via抵抗及び配線間容量の増大やこれらに伴う信号伝搬遅延と消費電力の増加、信頼性の低下は世代とともに極めて深刻になりつつあります。


■注目ポイント
★多層配線技術の歴史的変遷を振り返るとともに、Cuダマシン配線、Cu代替金属材料やナノカーボン材料の最新の開発動向、究極のLow-k技術であるAir-Gap(中空)技術、Si貫通孔(TSV)を用いたメモリデバイスの3次元積層化、異種デバイス集積化等、多岐にわたりご紹介!

★企業の研究・開発部門をはじめ、事業(生産、管理、サービス)部門、スタッフ部門(営業、マーケティング)に所属する新人、若手から中堅社員の知識の幅を拡げ、見識を深めることを目的に、これまで学会・セミナー・大学向けに講義・講演資料を作成した実績を持つ講師が、最新の研究開発成果や事業化成果、市場動向・業界動向を盛り込み、基礎~最新動向まですべてを網羅した集大成版(裏話やエピソード含めて)をご紹介!

セミナー番号
S230831
セミナー名
多層配線 3次元デバイス集積化技術
講師名
  • 株式会社東芝  研究開発センター  首席参与(元 首席技監)  柴田 英毅 氏
開催日
2023年08月25日(金) 10:30-16:30
会場名
※会社やご自宅のパソコンで視聴可能な講座です
受講料(税込)

【1名の場合】44,000円(税込、資料作成費用を含む) 2名以上は一人につき、11,000円が加算されます。

詳細
定員:30名

※ お申込み時に送られるWEBセミナー利用規約を必ず、ご確認ください。
※ 銀行振り込みをご選択ください。お支払いは会社のご都合で講座前日に間に合わない場合、開催月翌月末あたりまでお待ち申し上げます。
※ お申し込み後、受講票と請求書が自動で返信されます。請求書記載の銀行口座に沿って、お振り込みをお願いします。また請求書に記載の「株式会社」や「(株)」「会社名」はお客様の記入通りの表記になりますので、ご希望の形式で記載をお願いします。
※ 2名以上でお申し込みをされた場合は、請求書受講票を代表者様にご連絡します。
※ 領収書の要望があれば、申込時、備考欄へ記載ください。
※ ご参加手続きの際、自宅住所やフリーアドレス、個人携帯番号のみで登録された場合は、ご所属確認をさせていただくことがございます
※ 当講座では、同一部署、申込者のご紹介があれば、何名でもお1人につき11,000円で追加申し込みいただけます。(申込者は正規料金、お二人目以降は11,000円となります)。
WEB受講は名簿をご提出いただきます。追加の際は、申し込まれる方が追加の方を取り纏めいただくか、申込時期が異なる場合は紹介者のお名前を備考欄にお書きくださいますよう、お願いいたします。

上記以外は正規料金となりますのでご理解ください。
全てを見る

【時間】 10:30-16:30

【講師】株式会社東芝 研究開発センター  首席参与(元 首席技監) 柴田 英毅 氏

【講演主旨】

 IoT,AI,5G,自動運転,ロボティックスなどのデジタル社会を支える重要基盤であるマイクロプロセッサやDRAM,NAND,パワーデバイスなどに代表される先端半導体デバイスにおいて,デバイスを構成する微細トランジスタ同士を接続して論理回路を構成する多層配線に対する微細化,高密度化,低抵抗化,低容量化,高信頼化の要求が益々厳しさを増している。配線寸法やViaホール径の微細化に伴う配線・Via抵抗及び配線間容量の増大や,これらに伴う信号伝搬遅延と消費電力の増加,信頼性の低下は世代とともに極めて深刻になりつつある。 そこで,本講では,これまでの多層配線技術の歴史的変遷を振り返るとともに,Cuダマシン配線の製造プロセスや微細化に伴う配線抵抗増大の課題について詳しく解説した上で,Cu代替金属材料やナノカーボン材料の最新の開発動向について述べる。また,Cu配線を取り囲む誘電材料(絶縁膜)として,配線間容量低減のために低誘電率(Low-k)材料を導入した経緯や課題,更なるLow-k化のための多孔質(Porous)材料の課題と対策,究極のLow-k技術であるAir-Gap(中空)技術についても詳細に述べる。さらに,配線長を大幅に短縮化でき,超ワイドバス化や大容量・高速の信号伝送が可能になるSi貫通孔(TSV)を用いたメモリデバイスの3次元積層化や,複数の半導体チップ(或いは従来のSoC(System on Chip)チップを機能ごとに分割したチップレット)をパッケージ基板上に接近して並べてシステムを構成する異種デバイス集積化(ヘテロジニアスインテグレーション)についても詳しく解説する。


【プログラム】

  1.多層配線技術の役割とスケーリング,材料・構造・プロセスの変遷
      1.1 多層配線の役割,階層構造,フロアプランの実例
      1.2 配線長分布と配線層毎のRC寄与度の違い,性能要求
      1.3 下層配線及び上層配線のスケーリング理論
      1.4 デバイスの種類による多層配線構造の違い
      1.5 多層配線技術の進化の足跡

    2.微細Cuダマシン配線技術及びPost-Cu配線形成技術の基礎~最新動向
      2.1 配線プロセスの変遷(Al-RIE⇒Cuダマシン)
      2.2 金属材料の物性比較
      2.3 Cu拡散バリアメタルの要件と材料候補
      2.4 バリアメタル及びSeedスパッタ法の変遷と課題
      2.5 CVD-Ru,CoライナーによるCu埋め込み性の改善
      2.6 Mnを利用した超薄膜バリア自己形成技術
      2.7 Cu電解めっきプロセスの概要とAdditiveの重要性,役割,選定手法
      2.8 CMPプロセスの概要と研磨スラリーの種類,適用工程,グローバル平坦性
      2.9 Cu-CMP技術のLow-k対応施策
      2.10 Cuダマシン配線における微細化・薄膜化による抵抗増大
      2.11 平均自由行程からみたCu代替金属材料候補
      2.12 W,Co,Ru,Mo,Niなどの最新開発動向
      2.13 金属配線の微細化限界についての考察とナノカーボン材料への期待
      2.14 多層CNT(MWCNT)によるViaホールへの埋め込みと課題
      2.15 多層グラフェン(MLG)による微細配線形成と低抵抗化検討   


    3.低誘電率(Low-k/Air-Gap)絶縁膜形成技術の基礎~最新動向
      3.1 Cu配線に用いられている絶縁膜の種類と役割
      3.2 配線パラメータの容量に対する感度解析
      3.3 ITRS Low-kロードマップの課題と大改訂版の策定
      3.4 比誘電率(k)低減化の手法と材料候補
      3.5 絶縁膜(ILD)構造の比較検討(Monolithic vs. Hybrid)
      3.6 Low-k材料物性と配線特性上の課題
      3.7 Porous材料におけるPore分布の改善とEB/UV-Cure技術の適用
      3.8 Porous材料におけるダメージ修復技術の効果
      3.9 Pore後作りプロセスの提案とLow-k材料の適用限界の考察
      3.10 Air-Gap技術の最新開発動向と課題

    4.配線の信頼性の基礎~最新動向
      4.1 Al配線のストレスマイグレーション(SM)現象とその機構
      4.2 SM不良の改善施策(下地バリアメタルによるAl(111)高配向化、合金化)
      4.3 Via付きCu配線におけるSiV(応力誘起Voiding)現象とその機構
      4.4 SiV不良の改善施策(マルチVia規定,合金化など)
      4.5 エレクトロマイグレーション(EM)現象とその機構
      4.6 EM不良の改善施策(Cu表面Cap: CoW,Co,CuSiN)
      4.7 Cu/Low-k配線におけるTDDB信頼性不良とその機構
      4.8 TDDBヘの影響(LER,Low-k,CMP)

    5.3次元デバイス集積化技術の基礎~最新動向
      5.1 Si貫通孔(TSV)によるデバイス集積化のメリット
      5.2 TSVを用いた3次元デバイス集積化の実例(DRAM,NAND)
      5.3 メモリデバイスにおける積層化ロードマップ(チップ積層⇒ウエハ積層(貼合))
      5.4 ウエハレベル貼合技術の種類と比較
      5.5 ウエハレベル貼合技術の課題と対策(低温化,CMP平坦化,ベベル制御)
      5.6 チップレット技術による異種デバイス集積化とMooreの法則の継続化
      5.7 各種チップレット技術(CoWoS,InFO,EMIB,Foverosなど)の概要と特徴
      5.8 ウエハレベルパッケージ(FO-WLP)技術の特長と変遷,代表的なプロセス
      5.9 FO-WLPとPLPの使い分け,FO-PLPの要求仕様
      5.10 FO-PLPにおける低コスト微細再配線(RDL)及び低損失絶縁膜形成

    6.総括

    【質疑応答】


【キーワード】

微細Cu配線、バリアメタル、W埋め込み、Cu電解めっき、CMP、Cu代替配線材料、Co、Ru、Mo、Ni、CNT、グラフェン、Low-k材料、SiOF、SiOC、PAr、Porous材料、Air-Gap、ストレスマイグレーション、エレクトロマイグレーション、TDDB、TSV、ウエハ貼合、チップレット


【講演のポイント】

企業の研究・開発部門をはじめ、事業(生産、管理、サービス)部門、スタッフ部門(営業、マーケティング)に所属する新人、若手から中堅社員の知識の幅を拡げ、見識を深めることを目的に、これまで学会・セミナー・大学向けに作成した講義・講演資料に、最新の研究開発成果や事業化成果、市場動向・業界動向をベースに、基礎~最新動向まですべて網羅した集大成版(裏話やエピソード含めて)に仕上がっている。


【習得できる知識】

半導体デバイス技術、半導体製造プロセス技術、多層配線形成技術、三次元デバイス集積化技術、材料強度学、金属疲労学、固体物理学、薄膜材料物性学


お申込み

お申込み人数
支払い方法
領収書
小計
44,000円
セミナー回数券

回数券をお持ちの場合は使用する回数券を選択してください

セミナー回数券購入希望の方はこちら
クーポンコード

クーポンコードをお持ちの場合は入力してください

備考

※セミナーへのお申し込みには事前に会員登録 が必要です。

※会員登録がお済みの方は、こちら よりログインしてください。